FlowCAD EDA Software für PCB, FPGA, Package und ASIC Design FlowCAD

XJTAG

XJTAG
XJTAG Boundary Scan

Boundary-Scan-Test

Das elektrische Testen von bestückten Leiterplatten wurde bisher mit Nadelbrettadaptern in In-Circuit- oder Flying-Probe–Testern durchgeführt. Dies setzt aber voraus, dass die Signale entweder an Kontaktstellen oder speziellen Testpunkten mechanisch erreichbar sind. Durch die Miniaturisierung wird der verfügbare Platz immer kleiner und es wird schwieriger, die benötigte Anzahl von Testpunkten zu platzieren. Bei BGA-Bauteilen, die über Innenlagen mit anderen BGAs verbunden sind, können Signale teilweise nicht nach außen geführt werden, da dies Einfluss auf die Signalqualität (Signal Integrity) hat.

Boundary Scan ist eine weitere Testmethode, die als Ergänzung zu den bisherigen Testverfahren eingesetzt werden kann. Viele BGAs verfügen heute bereits über eine vier- bzw. fünfpolige JTAG-Schnittstelle. Werden BGAs auf einer Leiterplatte mit einem JTAG-Bus verbunden, so können diese getestet und deren angrenzende Bauteile, wie z.B. RAM, Flash usw., in den elektrischen Selbsttest einbezogen werden.

Die Boundary-Scan-Lösung von XJTAG bietet eine kostengünstige Möglichkeit, Prüfprotokolle für Boundary-Scan-Tests zu erstellen. Im Lieferumfang enthalten ist ein Koffer mit dem kompletten Equipment, bestehend aus Hard- und Software, um Boundary-Scan-Tests erfolgreich durchführen zu können. Mit dem USB-Schnittstellen-Adapter XJLink bzw. XJLink2 wird die Verbindung zwischen PC und der JTAG-Schnittstelle auf der Prototypen-Leiterplatte hergestellt.

Die mitgelieferte Software hilft bei der Erstellung eines vollständigen Prüfprotokolls. Eine Bibliothek enthält die internen Modelle der JTAG-fähigen Bauteile, die man dann miteinander verbinden kann. Nicht enthaltene Modelle können von XJTAG kostenlos erstellt werden. Zudem erhält man ein Demoboard sowie ein entsprechendes Tutorial, mit dem die Anwendung der Software erlernt werden kann.


XJTAG DFT Assistant für OrCAD Capture
XJTAG DFT Assistant für OrCAD Capture

DFT Assistant für OrCAD Capture

Mit dem kostenlosen Plug-in kann in der Leiterplatten-Entwurfssoftware OrCAD Capture in wenigen Minuten die Testabdeckung der Schaltung angezeigt werden. Das Plug-in wurde von XJTAG entwickelt. Mit diesen frühzeitigen Informationen über die Testbarkeit wird ein Design For Test enorm vereinfacht und so die Anzahl von nachträglichen Änderungen deutlich verringert.
Download PDF Datasheet
Download DFT Plug-in for Capture

Links

Boundary Scan Test-Software

XJDeveloper
XJInvestigator
XJRunner
XJAnalyser
XJFlash

JTAG-Hardware

Expert ADF-2 (inkl. Oszilloskope)
XJLink2
PXI-XJLink2
XJQuad
XJLink2-3070
XJLink2-CFM
I/O-Erweiterungskarten

Ratgeber

Download PDF Was ist JTAG und wie kann ich es nutzen?
Download PDF Design for Test (DFT)-Richtlinien